台積電宣布 90奈米新製程開始接單

標籤: ,

【大紀元10月4日報導】(中央社記者張良知台北四日電)台灣積體電路公司今天宣布,已開始接受客戶90奈米XArchitecture設計及下單。透過與Cadence益華電腦的共同合作,台積電已經成功驗證90奈米XArchitecture的設計準則,讓客戶能得到更具成本優勢、更高效能及更低耗電量的產品。

台積電公司設計服務行銷處資深處長溫國燊表示,台積電在近年來,在數個世代製程上與Cadence益華電腦合作,其中有多項不同世代的製程均可接納XArchitecture的設計解決方案。儘管各項計劃依產品設計的不同,但在成本、效能及耗電量這三個重要關鍵上,至少會有一項以上的實質效益顯現。

台積電指出,今年ATI Technologies Inc(ATI)、Cadence益華電腦與台積電三方透過密切合作,已成功產出專業積體電路製造服務領域中,首顆專業設計公司所設計、並採用X Architecture佈局的高效能、高容量的PCI-Express繪圖處理器。

而這款ATI繪圖處理器採用Cadence益華電腦的XArchitecture設計解決方案,並使用台積電0.11微米製程技術將晶片製造完成。由於使用X Architecture的設計,因此減少一層金屬層,並降低晶片的成本。

台積電進一步表示,Cadence益華電腦與台積電均為X Initiative的成員。X Initiative是一個由多家半導體廠商所組成的團體,希望能加速業界開發及建立XArchitecture的應用。

半導體業者指出,X Architecture的晶片設計方法,是在傳統曼哈頓架構所採用的直角轉折導線上,增加斜角繞線方式。此種晶片設計方式,能使晶片在設計上明顯減少線寬與線層間的通道,大幅縮小晶片面積、顯著提高晶片的效能,同時降低晶片的耗電量與成本。

Cadence益華電腦X Architecture副總裁兼總經理Kalyan Thumaty表示,台積電先進的90奈米製程技術,與Cadence益華電腦X Architecture設計解決方案的結合,提供晶片設計人員一個強而有力的解決方案,以因應市場需求的挑戰;而透過與台積電及無晶圓廠半導體廠商間的緊密合作,未來也期望協助半導體業界採用XArchitecture技術,並希望半導體業界也能從此項創新的解決方案中獲益。

台積電目前提供客戶包括0.13微米、0.11微米及90奈米的X Architecture製程技術。而Cadence益華電腦XArchitecture設計解決方案,是業界第一款採用斜角繞線設計的解決方案,並使用晶片設計人員所熟悉的netlist到GDSII流程的實體設計方法。X Architecture包括在佈局、繞線、基礎架構,以及萃取電容及電阻值技術方面,也都採取創新的做法。

相關新聞
台積晶圓代工市佔 重返5成
台灣奈米產業產值2008年估逾新台幣3000億元
奈米是蝦米?有標章讓你認
台經部:若開放0.18微米製程登陸 台積電可適用
如果您有新聞線索或資料給大紀元,請進入安全投稿爆料平台
評論